Processador expansor TMR de confiança T8310 ICS Triplex
Informació general
Fabricació | ICS Triplex |
Element núm | T8310 |
Número d'article | T8310 |
Sèrie | Sistema TMR de confiança |
Origen | Estats Units (EUA) |
Dimensió | 85 * 11 * 110 (mm) |
Pes | 1,2 kg |
Número de tarifa duanera | 85389091 |
Tipus | Processador expansor TMR de confiança |
Dades detallades
Processador expansor TMR de confiança T8310 ICS Triplex
El mòdul de processador expansor TMR de confiança resideix al sòcol del processador del xassís expansor de confiança i proporciona una interfície "esclau" entre el bus expansor i la placa posterior del xassís expansor. El bus d'expansió permet implementar diversos sistemes de xassís mitjançant cablejat de parell trenat sense blindatge (UTP) tot mantenint la funcionalitat de bus intermòdul (IMB) tolerant a fallades i d'ample de banda elevat.
El mòdul proporciona contenció d'errors per al bus expansor, el mòdul en si i el xassís expansor, assegurant que els efectes d'aquests errors potencials es localitzin i maximitza la disponibilitat del sistema. El mòdul proporciona les capacitats de tolerància a errors de l'arquitectura HIFT TMR. El diagnòstic, la supervisió i les proves integrals permeten la identificació ràpida d'avaries. Admet configuracions de recanvi calent i mòduls de recanvi, que permeten estratègies de reparació tant automàtiques com manuals
El processador expansor TMR és un disseny tolerant a errors basat en l'arquitectura TMR en una configuració de pas de bloqueig. La figura 1 mostra l'estructura bàsica del processador expansor TMR d'una manera simplificada.
El mòdul té tres àrees principals de contenció de falles (FCR A, B i C). Cada FCR mestre conté interfícies al bus expansor i al bus intermòdul (IMB), interfícies primàries/de còpia de seguretat a altres processadors expansors TMR al xassís, lògica de control, transceptors de comunicació i fonts d'alimentació.
La comunicació entre els mòduls i el processador TMR es produeix a través del mòdul d'interfície expansora TMR i el bus expansor triple. El bus expansor és una arquitectura punt a punt triple. Cada canal del bus expansor conté un mitjà d'ordres i resposta independent. La interfície del bus expansor ofereix capacitats de votació per garantir que es puguin tolerar les fallades del cable i que la resta del processador expansor pugui funcionar en mode triple complet, fins i tot si es produeix una fallada del cable.
La comunicació entre mòduls i mòduls d'E/S del xassís expansor es produeix a través de l'IMB del pla posterior del xassís expansor. L'IMB és idèntic a l'IMB dins del xassís del controlador, proporcionant les mateixes comunicacions de gran ample de banda tolerants a errors entre els mòduls d'interfície i els processadors TMR. Igual que amb la interfície del bus expansor, es vota totes les transaccions i, si es produeix un error, l'error es localitza a l'IMB.
El quart FCR (FCR D) proporciona funcions de monitorització i visualització no crítiques i també forma part de l'estructura de votació bizantina entre FCR.
Quan es requereixin interfícies, es proporciona aïllament entre els FCR per garantir que els errors no es propaguin entre ells.
Característiques:
• Funcionament triple modular redundant (TMR), tolerant a fallades (3-2-0).
• Arquitectura tolerant a errors (HIFT) implementada per maquinari.
• Els mecanismes de prova de maquinari i programari dedicats proporcionen una identificació de fallades i un temps de resposta extremadament ràpids.
• Tractament automàtic d'avaries amb alarmes no molestes.
• Intercanviable en calent.
• Indicadors del panell frontal que mostren l'estat i l'estat del mòdul.